Бројач — разлика између измена

Садржај обрисан Садржај додат
Ред 17:
[[File:4-bit-jk-flip-flop V1.1.svg|thumb|400px|right|Четворобитни бројач имплементиран помоћу ЈК флип-флопова]]
 
Код синхроних бројача, улазни такт се доводи на улаз свих флип-флопова истовремено. Дакле, сви флип-флопови мењају стања истовремено (паралелно). Коло са десне стране представља четворобитно синхронизовани бројач. Ј и К улази првог флип-флопа су повезани на јединицу. Други флип-флоп има Ј и К улазе повезане са излазом претходног флип-флопа, а Ј и К улази трећег флип-флопа су повезани са излазом првог и другог флип-флопа преко И кола. Једноставан начин да имплементирате логику сваког бита овог растућег бројача, је да сваки бит прелази на логичко стање јединице када су сви нижи битови од њега у стању логичке јединице. На пример, први бит мења стање када се нулти бит налази у стању логичке јединице; други бит мења стање када су оба бита, бит на позицији 0 и бит на позицији један, у стању логичке јединице; трећи бит мења стање уколико су сви битови, на позицији 0,1,2 у стању логичке јединице, и тако даље...
A simple way of implementing the logic for each bit of an ascending counter (which is what is depicted in the image to the right) is for each bit to toggle when all of the less significant bits are at a logic high state. For example, bit 1 toggles when bit 0 is logic high; bit 2 toggles when both bit 1 and bit 0 are logic high; bit 3 toggles when bit 2, bit 1 and bit 0 are all high; and so on.
 
Синхронизовани бројачи се могу имплементирати са хардвером коначних аутомата, који су све комплекснији али омогућавају једноставније и стабилније прелазе.
Synchronous counters can also be implemented with hardware [[finite state machine]]s, which are more complex but allow for smoother, more stable transitions.
 
Хардверски бројачи су овог типа.
Hardware-based counters are of this type.
Преузето из „https://sr.wikipedia.org/wiki/Бројач